<?xml version="1.0" encoding="utf-8" ?>
<rss version="2.0" xmlns:rdf="http://www.w3.org/1999/02/22-rdf-syntax-ns#" xmlns:dc="http://purl.org/dc/elements/1.1/" xmlns:taxo="http://purl.org/rss/1.0/modules/taxonomy/" xmlns:activity="http://activitystrea.ms/spec/1.0/">
	<channel>
		<title>タグ“デジタルコンピュータ”の公開資料</title>
		<link>https://www.happycampus.co.jp/public/tags/%E3%83%87%E3%82%B8%E3%82%BF%E3%83%AB%E3%82%B3%E3%83%B3%E3%83%94%E3%83%A5%E3%83%BC%E3%82%BF/</link>
		<description>タグ“デジタルコンピュータ”の公開資料</description>
		<language>ja-JP</language>
		<generator uri="http://www.happycampus.co.jp/" version="1.0">happycampus rss generator</generator>
		<docs>https://www.happycampus.co.jp</docs>
		<managingEditor>cs@happycampus.co.jp</managingEditor>
		<webMaster>cs@happycampus.co.jp</webMaster>
		<copyright>Copyrightⓒ 2002-2026 AgentSoft Co., Ltd. All rights reserved</copyright>

		<item>
			<title><![CDATA[ディジタルコンピュータ]]></title>
			<link><![CDATA[https://www.happycampus.co.jp/docs/983430942301@hc06/6510/]]></link>
			<author><![CDATA[ by hamigakiko]]></author>
			<category><![CDATA[hamigakikoの資料]]></category>
			<pubDate>Fri, 10 Feb 2006 17:34:43 +0900</pubDate>
			<guid><![CDATA[https://www.happycampus.co.jp/docs/983430942301@hc06/6510/]]></guid>
			<description><![CDATA[<a href="https://www.happycampus.co.jp/docs/983430942301@hc06/6510/" target="_blank"><img src="/docs/983430942301@hc06/6510/thmb.jpg?s=s&r=1139560483&t=n" border="0"></a><br /><br />2.3	ALUとSFTレジスタの機能と操作
　ALUは，右側入力線と左側入力線からそれぞれ4ビット分のデータを受け入れ，制御ロジックに応じた演算を行い，その結果をSFTレジスタに出力する．ALUの制御ロジックには，左右入力信号の加算，AN[312]<br />目的
　本実験では，ディジタルコンピュータのハードウェアモデルを使って，コンピュータ内部の基本的な動作を実行する．またその実行の際，シーケンサを併用して制御の自動化を試みる．
原理
ディジタルコンピュータの制御端子と機能
　本実験で用いるディジタルコンピュータのハードウェアモデルは，A，B，C，SFT，PC，IRの各レジスタと，メモリ，ALU，それらをつなぐBUSと各種スイッチで構成されている．
　各構成要素に対するマイクロ命令は，その要素のもつ制御信号入力端子に制御信号を入力することにより実行できる．制御信号は，パネル面のスイッチまたはシーケンサの出力信号を利用し，パッチコードによる配線を経て印加する．
　in命令は，図2.1のように制御信号の後縁の時点で実行され，その瞬間のBUS信号の値がレジスタ信号に反映されることにより，BUSのデータがレジスタに入力される．
図2.1　in命令が実行されるときのタイミング
　一方out命令は，図2.2のように制御信号の値が&rdquo;L&rdquo;の間だけ実行され，その間レジスタ信号の値がBUS信号に反映されることにより，レジスタのデータがBUSに出力される．
図..]]></description>

		</item>

	</channel>
</rss>